高級(jí)FPGA架構(gòu)工程師
20000-30000元
蚌埠
應(yīng)屆畢業(yè)生
碩士
蚌埠
應(yīng)屆畢業(yè)生
碩士
- 全勤獎(jiǎng)
- 節(jié)日福利
- 不加班
- 周末雙休
職位描述
該職位信息待核驗(yàn),請(qǐng)仔細(xì)了解后再進(jìn)行投遞!
崗位職責(zé) :
1、 負(fù)責(zé)基于Xilinx Zynq UltraScale RFSoC(ZU47DR系列)的高性能通信系統(tǒng)架構(gòu)設(shè)計(jì)與開發(fā);
2、 完成4G/5G CDR(Clock and Data Recovery)IP核的深度配置、時(shí)鐘恢復(fù)算法優(yōu)化及高速串行接口調(diào)試;
3、 主導(dǎo)數(shù)字信號(hào)處理(DSP)算法的FPGA實(shí)現(xiàn),包括數(shù)字上變頻(DUC)、數(shù)字下變頻(DDC)、多速率濾波、FFT/IFFT處理等;
4、 負(fù)責(zé)軟件無線電(SDR)系統(tǒng)的射頻前端數(shù)字化、中頻信號(hào)處理及基帶算法開發(fā);
5、 組織跨部門系統(tǒng)聯(lián)調(diào),解決射頻-數(shù)字域接口、時(shí)鐘同步、相位噪聲等關(guān)鍵技術(shù)問題;
6、 參與通信系統(tǒng)方案論證,撰寫技術(shù)文檔與專利。
崗位要求:
1、 通信系統(tǒng)理論
a) 熟悉軟件無線電(SDR)架構(gòu),理解射頻數(shù)字化、中頻處理、基帶信號(hào)處理的全鏈路流程;
b) 掌握奈奎斯特采樣定理、帶通采樣技術(shù),具備高速ADC/DAC(≥5GSPS)應(yīng)用經(jīng)驗(yàn);
c) 了解數(shù)字通信系統(tǒng)原理,包括調(diào)制解調(diào)(QAM/PSK/OFDM)、同步技術(shù)(載波同步/符號(hào)同步/幀同步);
d) 了解4G/5G NR物理層協(xié)議、Massive MIMO或衛(wèi)星通信系統(tǒng)者優(yōu)先。
2、 數(shù)字信號(hào)處理(DSP)
a) 精通多速率信號(hào)處理:插值/抽取、抗鏡像/抗混疊濾波器設(shè)計(jì)、半帶濾波器、CIC濾波器;
a) 熟練掌握數(shù)字上下變頻(DUC/DDC)架構(gòu),具備NCO(數(shù)控振蕩器)、混頻器、數(shù)字PLL設(shè)計(jì)經(jīng)驗(yàn);
b) 精通FFT/IFFT、FIR/IIR濾波器、匹配濾波器(RRC)等核心算法的FPGA實(shí)現(xiàn)與優(yōu)化;
c) 具備自適應(yīng)信號(hào)處理(LMS/RLS算法)、波束形成或雷達(dá)信號(hào)處理經(jīng)驗(yàn)者優(yōu)先。
3、 FPGA/嵌入式開發(fā)
a) 精通Xilinx Zynq UltraScale RFSoC(ZU47DR)開發(fā)流程,包括RF Data Converter IP核配置、JESD204B/C接口、高速GTY收發(fā)器(28Gbps );
b) 熟練使用Vivado、MATLAB/Simulink進(jìn)行算法建模與硬件實(shí)現(xiàn);
c) 具備一定的ARM Cortex-A53/R5嵌入式開發(fā)能力,熟悉Linux驅(qū)動(dòng)開發(fā)或裸機(jī)編程,能夠配合嵌入式軟件開發(fā)工程師完成項(xiàng)目任務(wù);
d) 掌握時(shí)序約束、跨時(shí)鐘域處理、高速信號(hào)完整性(SI/PI)設(shè)計(jì)。
1、 負(fù)責(zé)基于Xilinx Zynq UltraScale RFSoC(ZU47DR系列)的高性能通信系統(tǒng)架構(gòu)設(shè)計(jì)與開發(fā);
2、 完成4G/5G CDR(Clock and Data Recovery)IP核的深度配置、時(shí)鐘恢復(fù)算法優(yōu)化及高速串行接口調(diào)試;
3、 主導(dǎo)數(shù)字信號(hào)處理(DSP)算法的FPGA實(shí)現(xiàn),包括數(shù)字上變頻(DUC)、數(shù)字下變頻(DDC)、多速率濾波、FFT/IFFT處理等;
4、 負(fù)責(zé)軟件無線電(SDR)系統(tǒng)的射頻前端數(shù)字化、中頻信號(hào)處理及基帶算法開發(fā);
5、 組織跨部門系統(tǒng)聯(lián)調(diào),解決射頻-數(shù)字域接口、時(shí)鐘同步、相位噪聲等關(guān)鍵技術(shù)問題;
6、 參與通信系統(tǒng)方案論證,撰寫技術(shù)文檔與專利。
崗位要求:
1、 通信系統(tǒng)理論
a) 熟悉軟件無線電(SDR)架構(gòu),理解射頻數(shù)字化、中頻處理、基帶信號(hào)處理的全鏈路流程;
b) 掌握奈奎斯特采樣定理、帶通采樣技術(shù),具備高速ADC/DAC(≥5GSPS)應(yīng)用經(jīng)驗(yàn);
c) 了解數(shù)字通信系統(tǒng)原理,包括調(diào)制解調(diào)(QAM/PSK/OFDM)、同步技術(shù)(載波同步/符號(hào)同步/幀同步);
d) 了解4G/5G NR物理層協(xié)議、Massive MIMO或衛(wèi)星通信系統(tǒng)者優(yōu)先。
2、 數(shù)字信號(hào)處理(DSP)
a) 精通多速率信號(hào)處理:插值/抽取、抗鏡像/抗混疊濾波器設(shè)計(jì)、半帶濾波器、CIC濾波器;
a) 熟練掌握數(shù)字上下變頻(DUC/DDC)架構(gòu),具備NCO(數(shù)控振蕩器)、混頻器、數(shù)字PLL設(shè)計(jì)經(jīng)驗(yàn);
b) 精通FFT/IFFT、FIR/IIR濾波器、匹配濾波器(RRC)等核心算法的FPGA實(shí)現(xiàn)與優(yōu)化;
c) 具備自適應(yīng)信號(hào)處理(LMS/RLS算法)、波束形成或雷達(dá)信號(hào)處理經(jīng)驗(yàn)者優(yōu)先。
3、 FPGA/嵌入式開發(fā)
a) 精通Xilinx Zynq UltraScale RFSoC(ZU47DR)開發(fā)流程,包括RF Data Converter IP核配置、JESD204B/C接口、高速GTY收發(fā)器(28Gbps );
b) 熟練使用Vivado、MATLAB/Simulink進(jìn)行算法建模與硬件實(shí)現(xiàn);
c) 具備一定的ARM Cortex-A53/R5嵌入式開發(fā)能力,熟悉Linux驅(qū)動(dòng)開發(fā)或裸機(jī)編程,能夠配合嵌入式軟件開發(fā)工程師完成項(xiàng)目任務(wù);
d) 掌握時(shí)序約束、跨時(shí)鐘域處理、高速信號(hào)完整性(SI/PI)設(shè)計(jì)。
工作地點(diǎn)
地址:蚌埠禹會(huì)區(qū)興和路195
??
點(diǎn)擊查看地圖
詳細(xì)位置,可以參考上方地址信息
求職提示:用人單位發(fā)布虛假招聘信息,或以任何名義向求職者收取財(cái)物(如體檢費(fèi)、置裝費(fèi)、押金、服裝費(fèi)、培訓(xùn)費(fèi)、身份證、畢業(yè)證等),均涉嫌違法,請(qǐng)求職者務(wù)必提高警惕。
職位發(fā)布者
陳思亮/..HR
-
通信/電信/網(wǎng)絡(luò)設(shè)備/增值服務(wù)
-
200-499人
-
公司性質(zhì)未知
-
江蘇省南京市玄武區(qū)玄武大道699-18號(hào)百家匯9棟6-7樓
相似職位
-
工裝設(shè)計(jì) 9000-12000元應(yīng)屆畢業(yè)生 本科瑞聲科技(沭陽)有限公司
-
機(jī)動(dòng)車駕駛員 面議應(yīng)屆畢業(yè)生 不限江蘇天欣通網(wǎng)絡(luò)通信科技有限公司
-
高級(jí)結(jié)構(gòu)堆疊工程師 面議應(yīng)屆畢業(yè)生 不限立臻科技(昆山)有限公司
-
電氣專工 6000元以上應(yīng)屆畢業(yè)生 不限中化國(guó)際(控股)股份有限公司
-
CNAS實(shí)驗(yàn)室檢測(cè)員 7000元以下1年以上 大專江蘇中捷精工科技股份有限公司
-
(周末雙休?五險(xiǎn)一金)社區(qū)金融專員 面議應(yīng)屆畢業(yè)生 不限中國(guó)平安人壽保險(xiǎn)股份有限公司蘇州中心支公司

2026-04-09 04:17:08
53人關(guān)注
注:聯(lián)系我時(shí),請(qǐng)說是在江蘇人才網(wǎng)上看到的。
